## All Circuits for LAB Exam: 12 Е 11 CLK MR 9 10 11 10 OE LOAD В CLK D7 Q7 **ENT** 16 12 13 14 15 1 2 3 ENP D6 Q6 15 **RCO** D5 Q5 X6 12 11 X5 Q4 D4 Q3 D3 9 12 X4 D2 Q2 & 1D D3 Q3 13 6 ХЗ D1 Q1 D2 Q2 5 14 X2 D1 Q1 D0 Q0 X1 C1/-> D0 Q0



| 26<br>27<br>28<br>1<br>2<br>3<br>4     | IN0<br>IN1<br>IN2<br>IN3                          | ADD A<br>ADD B<br>ADD C<br>ALE                                    | 25<br>24<br>23<br>22                        |
|----------------------------------------|---------------------------------------------------|-------------------------------------------------------------------|---------------------------------------------|
| 3<br>4<br>5<br>6<br>7<br>9<br>10<br>11 | IN4 IN5 IN6 IN7 START EOC OUTPUT ENABLE CLOCK VCC | 2-1MSB<br>2-2<br>2-3<br>2-4<br>2-5<br>2-6<br>2-7<br>2-8LSB<br>GND | 21<br>20<br>19<br>18<br>8<br>15<br>14<br>17 |
| 12<br>16                               | VREF(+)<br>VREF(-)                                |                                                                   |                                             |
| ADC0809                                |                                                   |                                                                   |                                             |



